小弟最近在工作上需自行設計一電壓表,系統的架構及原本的想法如下:電路完成後電壓量測沒有問題,但是這樣的電路當待測物移走時,電阻計會量到我的降壓電阻。若放上待測物,則會量到待測物與降壓電阻的並聨值。請問有沒有其它的電壓量測方式不會產生並聨電阻?
seuen wrote:請問有沒有其它的電壓量測方式不會產生並聨電阻? 一般ADC都會做分壓處理,好保護IC而你又是做高壓量測,所以你還是得有降壓電阻你可以從SMBUS所讀出來的數值中,做個判斷式去避開你不想的值就好了但前題是...你好像沒用到SMBUS,只有Pull High而沒有接到別的地方...
你的待測物本身範圍大,最高有10M歐姆,所以電阻計的內阻必須大於10M歐姆約10倍以上,才有辦法將並聯電阻忽略不計,否則不管怎麼改,都會存在並聯電阻的問題,這是基本電學的等效電阻Req。往ADC那端,一樣也是等效電阻產生的並聯效應,這部分較好解決,把分壓電阻值依照比例改大且在進入ACD腳中間加一顆高輸入阻抗並採用電壓隨耦電路的OP即可。電阻計若是現成的產品,就不好解決了,因為你不會改它內部的輸入阻抗,所以困難度較高,除非自行設計一組數位電阻計,輸入阻抗就可以自己設計。