請教關於 CPU-Z Cache 顯示資訊

Hi 大家好
這個問題可能要熟悉階層式記憶體的人才知道...
因為最近在 K 書才突然發現看得懂 CPU-Z 在 Cache 這一欄的資訊是幹嘛的

小弟先講我知道的,有錯請指正

首先 L1 分為 data 跟 instruction ,書上的意思是可以增加頻寬
32 KBytes 應該是整個快取的大小
用關聯式記憶體分為 8-way,減少 conflict misses
64byte line 則是 Block 的大小,知道這個就可以計算總共有多少 index,跟 tag 的大小

因為考試會考,所以這部分還蠻熟悉的
但我不知道那個 x4 是代表甚麼意思?

請問有大大知道嗎?
謝謝

請教關於 CPU-Z Cache 顯示資訊
2012-02-04 22:38 發佈

littleq wrote:
Hi 大家好這個問題...(恕刪)


4個core.
151515151515151515
littleq wrote:
Hi 大家好這個問題...(恕刪)

第一欄是L1資料快取32K,

第二欄是L1指令快取32K,

L1的快取是64K=資料32K+指令32K

第三欄是L2快取256K

上述是單一核心的L1 64K 及 L2 256K

x4是總共有四核心,

第四欄是L3快取6M,由四核心"共用",所以沒有x4
感謝兩位大大指導,小弟我了解了
沒搞錯的話
就是 L1、L2 每個 core 都有 32k 跟 256k
L3 共用 6MB

原來多核心的 cache 是這樣設計...


fpe wrote:
x4是總共有四核心,

第四欄是L3快取6M,由四核心"共用",所以沒有x4...(恕刪)
我的 Flickr http://www.flickr.com/photos/odinq/ 目前很冷清
內文搜尋
X
評分
評分
複製連結
Mobile01提醒您
您目前瀏覽的是行動版網頁
是否切換到電腦版網頁呢?