電腦 comment

AMD EPYC ROME 64核心處理器發表 世界首款7nm ZEN2架構

person icon dennis.F 2018-11-07
AMD今日在舊金山舉辦的NEXT HORIZON活動上再度發表了首次採用台積電TSMC 7nm製程的全新EPYC ROME企業級運算處理器,相較上一代EPYC NAPLES不僅改用了電晶體密度多達兩倍的全新AMD ZEN2架構,並將核心規格再度提升至64核128執行緒,而且還首次支援了8通道記憶體與PCIe4.0通道,讓這一代EPYC ROME處理器在效能提升了1.25倍的同時也降低一半的所需功耗,為企業大降低資料中心或伺服器的整體運作成本
AMD EPYC ROME 64核心處理器發表 世界首款7nm ZEN2架構


AMD上一代的ZEN處理器架構主要是由4個Die組成,並透過Infinity Fabric來連結各晶片中的I/O與記憶體,而這次AMD ZEN2架構的改進除了核心晶片製程改用了7nm並增加為8個Die之外,更在處理器中央設置了一個獨立的I/O晶片,藉此降低各個處理晶片的I/O傳輸與記憶體資料延遲,進而提升處理器的運算效能表現。
AMD ZEN2架構的改進除了核心晶片製程改用了7nm並增加為8個Die之外,更在處理器中央設置了一個獨立的I/O晶片


從官方提供的AMD ZEN2架構圖來看,其中的處理核心晶片是採用7nm製程,而中間的I/O晶片則是採用了14nm製程設計,而且處理器的記憶體控制器也是設置在這個I/O晶片上,並透過Infinity Fabric通道來各個Die中的處理核心傳遞訊號。
官方提供的AMD ZEN2架構圖來看,其中的處理核心晶片是採用7nm製程,而中間的I/O晶片則是採用了14nm製程設計,而且處理器的記憶體控制器也是設置在這個I/O晶片上


AMD這次的EPYC ROME亦將浮點運算頻寬提升至256bit,讓處理器的運算吞吐量能夠達到上一代的兩倍之多,同時也加入更安全功能,提供企業資料中心更強大的資安防護。
AMD這次的EPYC ROME亦將浮點運算頻寬提升至256bit,讓處理器的運算吞吐量能夠達到上一代的兩倍之多,同時也加入更安全功能,提供企業資料中心更強大的資安防護。


AMD這次的EPYC ROME亦將浮點運算頻寬提升至256bit,讓處理器的運算吞吐量能夠達到上一代的兩倍之多,同時也加入更安全功能,提供企業資料中心更強大的資安防護。


現場也實際展示了AMD EPYC ROME的渲染效能表現,就官方說法,單路64核心的AMD EPYC ROME平台就能夠比雙路Intel Xeon 8180M平台有更快速的渲染效能表現。
AMD EPYC ROME的渲染效能表現,就官方說法,單路64核心的AMD EPYC ROME平台就能夠比雙路Intel Xeon 8180M平台有更快速的渲染效能表現。


AMD EPYC ROME預計將會在2019年正式登場,而在ROME之後還將會有下一代的AMD EPYC Milan處理器,就請大家拭目以待吧!
AMD EPYC ROME預計將會在2019年正式登場,而在ROME之後還將會有下一代的AMD EPYC Milan處理器
新聞相關討論